경기도 화성캠퍼스 V1 라인 앞마당에서 제품 출하식
MBCFET 독자적 구조로 양산…세계 유일 3나노 GAA 파운드리 첫단추

3나노 파운드리 양산에 참여한 파운드리사업부, 반도체연구소, 글로벌 제조&인프라총괄 주역들이 손가락으로 3을 가리키며 3나노 파운드리 양산을 축하하고 있다. ⓒ삼성전자
3나노 파운드리 양산에 참여한 파운드리사업부, 반도체연구소, 글로벌 제조&인프라총괄 주역들이 손가락으로 3을 가리키며 3나노 파운드리 양산을 축하하고 있다. ⓒ삼성전자

[시사포커스 / 임솔 기자] 삼성전자가 25일 경기도 화성캠퍼스 V1라인(EUV 전용)에서 차세대 트랜지스터 GAA(Gate All Around) 기술을 적용한 3나노 파운드리 제품 출하식을 개최했다.

이 날 행사는 산업통상자원부 이창양 장관, 협력사, 팹리스, 삼성전자 DS부문장 경계현 대표이사(사장)와 임직원 등 100여 명이 참석해 3나노 GAA 연구개발과 양산에 참여한 임직원들을 격려했다.

삼성전자 파운드리사업부 기술개발실장 정기태 부사장은 기술 개발 경과보고를 통해 파운드리사업부, 반도체연구소, 글로벌 제조&인프라총괄 등 사업부를 넘어선 협업으로 기술개발 한계를 극복한 점을 강조하는 등 개발에서부터 양산에 이르기까지의 과정을 설명했다.

이어 삼성전자 DS부문장 경계현 대표이사는 “삼성전자는 이번 제품 양산으로 파운드리 사업에 한 획을 그었다”며 “핀펫 트랜지스터가 기술적 한계에 다다랐을 때 새로운 대안이 될 GAA 기술의 조기 개발에 성공한 것은 무에서 유를 창조하는 혁신적인 결과”라고 말했다.

이창양 산업통상자원부 장관은 축사에서 “치열한 미세공정 경쟁에서 앞서기 위해 삼성전자와 시스템반도체 업계, 소부장 업계가 힘을 모아달라”고 당부하며, “정부도 지난주 발표한 ‘반도체 초강대국 달성전략’을 바탕으로 민간 투자 지원, 인력 양성, 기술 개발, 소부장 생태계 구축에 전폭적인 노력을 아끼지 않을 것”이라 강조했다.

삼성전자는 GAA 트랜지스터 구조 연구를 2000년대 초부터 시작했으며, 2017년부터 3나노 공정에 본격 적용해 지난달 세계 최초로 GAA 기술이 적용된 3나노 공정 양산을 발표했다.

삼성전자는 3나노 GAA 공정을 고성능 컴퓨팅(HPC)에 처음으로 적용하고, 주요 고객들과 모바일 SoC 제품 등 다양한 제품군에 확대 적용을 위해 협력하고 있다.

왼쪽부터 삼성전자 경계현 대표이사, 산업통상자원부 이창양 장관, 삼성전자 파운드리사업부 최시영 사장. ⓒ삼성전자
왼쪽부터 삼성전자 경계현 대표이사, 산업통상자원부 이창양 장관, 삼성전자 파운드리사업부 최시영 사장. ⓒ삼성전자

산자부 관계자는 “기존의 반도체 기술을 혁신적으로 개선한 GAA 구조를 활용했다는 점에서 기술적 의의가 높다”며 “국내 소부장 기업과 시스템반도체 기업들이 초미세 공정용 소재, 장비, 설계자산(IP) 등을 공동 개발한 점을 고려하면 한국 반도체 산업계가 공동으로 이룬 성과”라고 평가했다.

이어 “첨단 반도체 제조시설은 국가 안보자산이기 때문에, 이번 3나노 반도체 양산 성공은 경제안보 차원에서도 의미가 크다”며 “앞으로 메모리반도체 생산기지이자, 첨단 시스템반도체 생산기지로서 글로벌 반도체 공급망에 기여하는 대한민국의 위상이 한층 높아질 것으로 기대된다”고 덧붙였다.

한편, 삼성전자는 화성캠퍼스에서 3나노 GAA 파운드리 공정 제품 양산을 시작했으며, 향후 평택캠퍼스까지 확대해 나갈 예정이다.

관련기사

저작권자 © 시사포커스 무단전재 및 재배포 금지